落落清欢txt微盘:话说无源晶体与有源晶振

来源:百度文库 编辑:九乡新闻网 时间:2024/07/07 10:43:53

话说无源晶体与有源晶振

无源晶体又叫谐振器,有源晶振又叫振荡器,它们的区别、应用范围及用法又是怎样的呢?从网上搜集了些资料,如下文:

区别:
无源晶体——无源晶体需要用DSP片内的振荡器,在datasheet上有建议的连接方法。无源晶体没有电压的问题,信号电平是可变的,也就是说是根据起振电路来决定的,同样的晶体可以适用于多种电压,可用于多种不同时钟信号电压要求的DSP,而且价格通常也较低,因此对于一般的应用如果条件许可建议用晶体,这尤其适合于产品线丰富批量大的生产者。无源晶体相对于晶振而言其缺陷是信号质量较差,通常需要精确匹配外围电路(用于信号匹配的电容、电感、电阻等),更换不同频率的晶体时周边配置电路需要做相应的调整。使用时建议采用精度较高的石英晶体,尽可能不要采用精度低的陶瓷晶体。
有源晶振——有源晶振不需要DSP的内部振荡器,信号质量好,比较稳定,而且连接方式相对简单(主要是做好电源滤波,通常使用一个电容和电感构成的PI型滤波网络,输出端用一个小阻值的电阻过滤信号即可),不需要复杂的配置电路。相对于无源晶体,有源晶振的缺陷是其信号电平是固定的,需要选择好合适输出电平,灵活性较差,价格相对较高。对于时序要求敏感的应用,还是有源的晶振好,因为可以选用比较精密的晶振,甚至是高档的温度补偿晶振。有些DSP内部没有起振电路,只能使用有源的晶振,如TI的6000系列等。有源晶振相比于无源晶体通常体积较大,但现在许多有源晶振是表贴的,体积和晶体相当,有的甚至比许多晶体还要小。

注意事项
  • 需要倍频的DSP需要配置好PLL周边配置电路,主要是隔离和滤波;
    20MHz以下的晶体晶振基本上都是基频的器件,稳定度好,20MHz以上的大多是谐波的(如3次谐波、5次谐波等等),稳定度差,因此建议使用低频的器件,毕竟倍频用的PLL电路需要的周边配置主要是电容、电阻、电感,其稳定度和价格方面远远好于晶体晶振器件;
  • 时钟信号走线长度尽可能短,线宽尽可能大,与其它印制线间距尽可能大,紧靠器件布局布线,必要时可以走内层,以及用地线包围;
  • 通过背板从外部引入时钟信号时有特殊的设计要求,需要详细参考相关的资料

此外还要做一些说明:
总体来说晶振的稳定度等方面好于晶体,尤其是精密测量等领域,绝大多数用的都是高档的晶振,这样就可以把各种补偿技术集成在一起,减少了设计的复杂性。试想,如果采用晶体,然后自己设计波形整形、抗干扰、温度补偿,那样的话设计的复杂性将是什么样的呢?设计射频电路等对时钟要求高的场合,就是采用高精度温补晶振的,工业级的当然价格要高。
特殊领域的应用如果找不到合适的晶振,也就是说设计的复杂性超出了市场上成品晶振水平,就必须自己设计了,这种情况下就要选用晶体了,不过这些晶体肯定不是市场上的普通晶体,而是特殊的高端晶体,甚至用红宝石晶体等等。

“话说无源晶体与有源晶振 - 晶振滤波”的更多相关文章
石英晶体介绍07.04.12 Taylor石英晶体介绍石英(SiO2)由硅和氧两种元素组成。频率和温度特性a.AT切型晶体石英晶片的一种特殊切割角度,其频率的温度特性非常优异,见图1b.不同切型晶体的频率特性,见图2晶体的切割角度及其振动模式见图2和图3.石英晶体元器件的等效电路一个产生主谐振频率的石英晶体可以表达为一个等效电路---一般包括一个由电感、电容和电阻组成的串联电路和一个与这个串联电路并联的电容,如图所示。石英晶体元器件的等效电路。
石英晶体振荡器的特点07.04.11 Taylor一、石英晶体振荡器的基本原理 1、石英晶体振荡器的结构石英晶体振荡器是利用石英晶体(二氧化硅的结晶体)的压电效应制成的一种谐振器件,它的基本构成大致是:从一块石英晶体上按一定方位角切下薄片(简称为晶片,它可以是正方形、矩形或圆形等),在它的两个对应面上涂敷银层作为电极,在每个电极上各焊一根引线接到管脚上,再加上封装外壳就构成了石英晶体谐振器,简称为石英晶体或晶体、晶振。
谐振器,谐振器07.05.23 zld所谓谐振器,不只包括石英晶体谐振器,还包括如陶瓷谐振器,LC谐振器等。而晶振,是晶体振荡器的简称,它是用晶体谐振器和电路结合构成的振荡器部件,尤其是指用石英晶体做成的振荡器部件。晶体谐振器有一些等效参数,不同的使用环境可能会有不同的要求,比如有些使用中对负载电容 C0 / C1 有要求,选用时还要考虑环境温度、负载电容、频率精度甚至 DLD等要求,这就要求外围振荡电路的参数要加一些控制才能输出稳定的频率。
零件采购-车用石英振荡器解决方案07.05.22 Taylor零件采购-车用石英振荡器解决方案。▲车载用及消费性用振荡器频率公差,其振荡器设计只要采用具备高分辨率频率合成能力的DSPLL时脉元件,即可降低石英振荡器在精确度最大影响变量。石英振荡器与其它电子零件同样朝著轻薄短小演进,已经开始朝向小型化方向来发展,包括:行动电话使用的温度补偿型石英振荡器或石英晶体,以及数码相机、笔记型计算机使用的石英晶体、钟表型石英振荡器的小型化速度也一日千里。
石英晶体振荡器的发展及其在无线系统中的应用07.06.27 Taylor石英晶体振荡器分非温度补偿式晶体振荡器、温度补偿晶体振荡器(TCXO)、电压控制晶体振荡器(VCXO)、恒温控制式晶体振荡器(OCXO)和数字化/up补偿式晶体振荡器(DCXO/MCXO)等几种类型。该系列VCXO的工作频率点是12.8MHz、13MHz、14.5MHz和15.36MHz,频率温度特性+2.5ppm/-30~+75℃,频率电压特性+0.3ppm/5V+5%,老化特性+1ppm/年,内部采用SMD/SMC,并采用激光束和汽相点焊方式封装,高度为4mm。
全球晶体振荡器业走出低谷缓慢回升07.04.11 Taylor全球晶体振荡器业走出低谷缓慢回升。晶体振荡器业小幅增长。由于日本晶体振荡器业占有全球70%的市场,以下着重了解日本晶体振荡器业的成长趋势和价格走势。但是,2002年对日本乃至全球晶体振荡器业仍然是惨淡经营的一年,市场供过于求是供应商微利或无利可图的根本原因,低价产品畅销和高价产品削价也是暂时现象,日本晶体振荡器业界对2003年市场寄予厚望,预期可恢复到2000年的市场水平。
晶振的基本原理及特性07.04.07 Taylorft=+(fmax-fmin)/(fmax+fmin) ftref=+MAX[|(fmax-fref)/fref|,|(fmin-fref)/fref|] ft:频率温度稳定度(不带隐含基准温度)ftref:频率温度稳定度(带隐含基准温度) fmax :规定温度范围内测得的最高频率 fmin:规定温度范围内测得的最低频率fref:规定基准温度测得的频率。频率压控线性=+((fmax-fmin)/ f0)*100% fmax:VCXO在最大压控电压时的输出频率fmin:VCXO在最小压控电压时的输出频率 f0:压控中心电压频率。
硅机电振荡器问世,秉持性能优势即将取代传统石英晶振07.04.11 Taylor他解释说:"例如,尽管一个石英晶体振荡器的频率精度是+20ppm,但可能会因为电压变动有+1ppm的影响,焊接温度有+5ppm的影响,机械震动与冲击有+3ppm的影响,温度范围可能有+5-20ppm的影响等等。如果我现在已经掌握5ppm的技术,要生产出50ppm的产品,可能就根本不需要检测,生产成本会很低,因为即使生产过程控制不好,也不会超过50ppm,可能是大部分产品的精度达5ppm,少部分产品的精度也在30ppm以内。
硅定时器件侵蚀振荡器市场07.04.11 TaylorCMOSMEMS振荡器技术:两大领先公司对决MEMS振荡器是未来频率控制市场上一个非常重要的产品领域。随着可制造性技术的成熟,在具有微控制器(MCU)的控制集成电路中嵌入MEMS振荡器或时钟参考源,取代传统的MCU所需要的外围石英晶体振荡器和电容,并集成MEMS传感器及相关模拟电路,以构成智能化的、具备MEMS传感功能的混合信号专用IC,有希望成为IC设计行业发展的重要趋势之一,其潜在应用领域广阔,值得业界关注。
IC集成电路资料:有源器件07.10.11 古罗【集成电路有源器件性能参数】1.电子管电子管又名真空管,所以又称为电真空器件。随着电子技术的发展,电子管因其体积大、重量重、耗电大等等缺点,而先后让位给晶体管和集成电路。2.晶体管晶体管属于半导体器件。PN结是构成各种半导体器件的基础。3.集成电路集成电路顾名思义是将有源器件和无源器件及连接线等集中制造在一个很小的硅片上,再经引线和封装,形成一个有预定功能的微型整体。
电子知识初学09.04.05 fenger给二极管(硅材料)加上低于0.6V的正向电压,二极管基本上不产生电流(反向就更加不能产生电流了),这个电压就叫死区电压、门槛电压、门限电压、导通电压等。用TTL电路去驱动CMOS电路时,由于CMOS电路是电压驱动器件,所需电流小,因此电流驱动能力不会有问题,主要是电压驱动能力问题,TTL电路输出高电平的最小值为2.4V,而CMOS电路的输入高电平一般高于3.5V,这就使二者的逻辑电平不能兼容。
DSP芯片技术背景与市场价值05.12.06 TaylorDSP芯片技术背景与市场价值。不过,嵌入式DSP市场是一个更大的市场。例如,厂商们新推出多种款式可选择的独立器件、DSP与MPU相结合的器件、为执行DSP功能量身定做的MPU器件、以及许多公司为ASIC或SoC解决方案所提供的软硬DSP内核。虽然目前DSP的主要应用产品的市场都是由国际半导体大厂所控制,但是我国在政策的扶植下,本土厂商积极投入研发资源,以消费性产品作为进入DSP市场的一个敲门砖,也必将在DSP市场上争得一席之地。
上下拉电阻的问题07.08.03 tempeer很多场合下拉电阻取值比上拉电阻要小,这个是历史遗留问题。这个电阻可以放在发送端,那么接受端还需要端接处理,也可以放到接受端,这时候端接电阻和偏置电阻就是一个。OC门也使用上拉电阻,这个和CML有一点相像,但是还不太一样。在总线的上下拉电阻设计中,你就要考虑同样的问题了:总线上往往负载很重,如果你要电阻来提供一些值,你就必须保证电容能通过电阻在一定时间内放电到可接受的范围。如果电阻太大,那么就可能出错。
去耦电容的选择举例08.11.18 ekylin去耦电容的选择举例。陶瓷片电容需要比时钟电路要求的自激频率更大的频率,这样可选择一个自激频率在10~30MHz,边沿速率是2 ns或者更小的电容。同理可知,由于许多PCB的自激范围是200~400MHz,当把PCB结构看做一个大电容时,可以选用适当的去耦电容,增强EMI的抑制。对去耦电容容抗的计算是选择去耦电容的基础,表示为。C为电容大小。选择去耦电容的关键是计算所用电容的容值大小,这里向大家介绍常在高速电路里使用的波形法。
混合信号电路板的设计准则 - 模拟技术 - IC狗新闻中心08.11.18 ekylin在混合信号PCB设计中,对电源走线有特别的要求并且要求模拟噪声和数字电路噪声相互隔离以避免噪声耦合,这样一来布局和布线的复杂性就增加了。OC48接口卡包含若干典型混合信号PCB的布局和布线问题,其布局和布线过程将指明解决混合信号PCB布局方案的顺序和步骤。模拟信号输入或输出数字信号处理器,DSP将这些模拟信号转换为数字逻辑电平,从而可与微处理器、可编程门阵列以及在OC48卡上的DSP和微处理器的系统接口电路相连接。
什么是电感?09.07.26 chenminxia什么是电感?电感在电路中常用"L"加数字表示,如:L6表示编号为6的电感。电感线圈是将绝缘的导线在绝缘的骨架上绕一定的圈数制成。当交流信号通过线圈时,线圈两端将会产生自感电动势,自感电动势的方向与外加电压的方向相反,阻碍交流的通过,所以电感的特性是通直流阻交流,频率越高,线圈阻抗越大。电感在电路中可与电容组成振荡电路。
做DSP最应该懂的57个问题【转贴自综合电子论坛】--hotpower 的水潭07.07.23 ArchangelDSP的性能价格比高;四十九.时钟电路选择原则1,系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片;2,单一时钟信号时,选择晶体时钟电路; 3,多个同频时钟信号时,选择晶振; 4,尽量使用DSP片内的PLL,降低片外时钟频率,提高系统的稳定性;5,C6000、C5510、C5409A、C5416、C5420、C5421和C5441等DSP片内无振荡电路,不能用晶体时钟电路;6,VC5401、VC5402、VC5409和F281x等DSP时钟信号的电平为1.8V,建议采用晶体时钟电路。
去耦电容和旁路电容的区别_08.12.30 liukai007去耦电容和旁路电容的区别_去耦电容和旁路电容的区别。要使用钽电容或聚碳酸酯电容。容量为0.001~0.1uf的电容,一般为陶瓷电容或云母电容,电感小,谐振频率高,对高频信号的阻抗较小,可以为高频干扰信号提供一条旁路,减少外界对该局部的耦合干扰旁路是把前级或电源携带的高频杂波或信号滤除;旁路电容实际也是去耦合的,只是旁路电容一般是指高频旁路,也就是给高频的开关噪声提高一条低阻抗泄防途径。
0欧姆电阻的作用06.11.28 nut0欧姆电阻的作用。2,可以做跳线用,如果某段线路不用,直接不贴该电阻即可(不影响外观)3,在匹配电路参数不确定的时候,以0欧姆代替,实际调试的时候,确定参数,再以具体数值的元件代替。5,在布线时,如果实在布不过去了,也可以加一个0欧的电阻6,在高频信号下,充当电感或电容。电阻在所有频带上都有衰减作用(0欧电阻也有阻抗),这点比磁珠强。另外,0欧姆电阻比过孔的寄生电感小,而且过孔还会影响地平面(因为要挖孔)。