陈皮皮的故事 最新:PROTEL DXP2004 DRC 规则英文对照

来源:百度文库 编辑:九乡新闻网 时间:2024/07/08 21:33:00
PROTEL DXP2004 DRC 规则英文对照) A) A! P! H' v, F9 u! ]4 d
一、ErrorReporting 错误报告. J. r$ K% V6 b! N9 [$ B
A:ViolationsAssociated with Buses 有关总线电气错误的各类型(共12项): g4 x; H6 h% ^
bus indices out of range 总线分支索引超出范围
+ G9 J& U3 U$ _& y) S- uBusrange syntax errors 总线范围的语法错误
$ T3 b) E3 R* e7 [1 n* oIllegalbus range values 非法的总线范围值
" n7 V1 G0 t& fIllegalbus definitions 定义的总线非法
) O3 l* Z9 }% D' y4 HMismatchedbus label ordering 总线分支网络标号错误排序
1 m) t8 a5 ]* _1 {  U- Z6 H:?Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线
# T; W# g3 ~9 R* B% |; {4 u5 z0 h1 r( uMismatchedbus widths 总线宽度错误, X  s! C0 [4 S
Mismatched bus section index ordering 总线范围值表达错误  J- g% Y& h  |5 ]
Mismatched electrical types on bus 总线上错误的电气类型! H4 V2 X5 {8 E  L* ?- C1 i3 T; s
Mismatched generics on bus (first index) 总线范围值的首位错误! n3 w! {; j' R9 ^  X
Mismatched generics on bus (second index) 总线范围值末位错误
0 H: C3 J0 v' y  J/ M% l6 Z-H. ]Mixed generics and numeric bus labeling 总线命名规则错误 " o' ^" B7 a( ~2 H; F
B:ViolationsAssociated Components 有关元件符号电气错误(共20项)6 P$ n! A0 C0 Q  }- K. X4 }
Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用) T! C5 r) h4 n8 u) l+ U
Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符
+ A- J2 `) b2 QComponentImplementations with missing pins in sequence 元件管脚的序号出现序号丢失5 \9 g  |)H0 a3 _/ v: h
Component contaning duplicate sub-parts 元件中出现了重复的子部分
# w4 F# u/ ?+ L# t9 zComponentwith duplicate Implementations 元件被重复使用
: X* s  W1 }4 [0 x4 v& [,^Component with duplicate pins 元件中有重复的管脚6 S$ K3 t% n9 `- E7 T& ^
Duplicate component models 一个元件被定义多种重复模型, P2 S& @* m* ~5 X
Duplicate part designators 元件中出现标示号重复的部分
: t+ j8 v3 ^0 `$ h9 iErrors incomponent model parameters 元件模型中出现错误的的参数
. A8 B( M( M% ~. `- [0 r. bExtrapin found in component display mode 多余的管脚在元件上显示" E; d7 H  [8 y9 O5 w/ o- S8 @*\* ~- O
Mismatched hidden pin component 元件隐藏管脚的连接不匹配; y: T5 y% i/ F  G" D" q0 `!c- I4 L
Mismatched pin visibility 管脚的可视性不匹配* ~6 I# G( c8 Q
Missing component model parameters 元件模型参数丢失
8 M! D- l, f; `- O' CMissingcomponent models 元件模型丢失
$ f% @. p9 a" H+ {2 ~Missingcomponent models in model files 元件模型不能在模型文件中找到
' K7 o3 y6 E5 H1 x* qMissing pinfound in component display mode 不见的管脚在元件上显示
" r: Q* O. W, QModels foundin different model locations 元件模型在未知的路径中找到
! w' g; c% e  W, ]& ESheetsymbol with duplicate entries 方框电路图中出现重复的端口& e# D: f% Z: [9 V2 e! Q
Un-designated parts requiring annotation 未标记的部分需要自动标号
* B5 o! i5 s- }$ _; x9 m7 t& Z1 @Unusedsub-part in component 元件中某个部分未使用
# I* Q  {9 S3 \! F' H$ uC:violationsassociated with document 相关的文档电气错误(共10项)
, Y; ]5 d1 E+ \9 Kconflictingconstraints 约束不一致的+ W( e6 w- R9 E" S8 y
duplicate sheet symbol name 层次原理图中使用了重复的方框电路图
, _6 U6 P( {* t) f7 [* X8 qduplicatesheet numbers 重复的原理图图纸序号
! X: _8 X& g5 B- [$ u9 Cmissingchild sheet for sheet symbol 方框图没有对应的子电路图
! S- D9 C$ w# Q$ Tmissingconfiguration target 缺少配置对象3 R9 i5 {6 q3 A
missing sub-project sheet for component 元件丢失子项目
1 d1 t* ?" f2 l& g8 n8 T* Pmultipleconfiguration targets 无效的配置对象
  \3 N+ x" k! F1 Y9 g( hmultipletop-level document 无效的顶层文件
: V' H( z6 N( w8 h. F1 bport notlinked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口& g1 `  b; E' ?$ a
sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口 6 Y2 l:], T* [; ~" E) ]
D:violationsassociated with nets 有关网络电气错误(共19项)4 u, s, \8 K* o7 P% V
adding hidden net to sheet 原理图中出现隐藏网络
% t! a2}  X  }  N" Padding items from hiddennet to net 在隐藏网络中添加对象到已有网络中/ o( o4 v- G2 S1 ?+ |4 i
auto-assigned ports to device pins 自动分配端口到设备引脚/ N) i0 I! r& T7 J. y* d' `
duplicate nets 原理图中出现重名的网络& U  V8 O8 T4 M4 J
floating net labels 原理图中有悬空的网络标签
$ s. P8 L- y1 z5 z7 l  A+ uglobalpower-objects scope changes 全局的电源符号错误
. x8 L' V9 B7 j( s0 cnetparameters with no name 网络属性中缺少名称  b( A7 y' O6 |4 T. s1 _8 f; v
net parameters with no value 网络属性中缺少赋值
" n% l' n" f. T) H! l1 i+ Gnetscontaining floating input pins 网络包括悬空的输入引脚# {' m8 I8 c4 c
nets with multiple names 同一个网络被附加多个网络名
1 D( D/ c! B4 x3 Q" X; G4 Ynetswith no driving source 网络中没有驱动
) w1 D. w$ q! ^/ G: }9 Vnetswith only one pin 网络只连接一个引脚
' p* ~: J' A' V1 Wnets withpossible connection problems 网络可能有连接上的错误) c0 h) O, f; p( g$ a. Y
signals with multiple drivers 重复的驱动信号4 q. E' @/ ?' w" C' Y8 I
sheets containing duplicate ports 原理图中包含重复的端口. R9 ^9 I/ i) x+ K* ?9 Z, y3 n$ A! y: w
signals with load 信号无负载
! [& q9 |0 J4 o/ e1 Ssignalswith drivers 信号无驱动
# V! i! t, j) W2 Junconnectedobjects in net 网络中的元件出现未连接对象+ W4 x- Z1 @' m; C( k9 p" j* }
unconnected wires 原理图中有没连接的导线 0 P2 i$ b5 Y( c3 A; Y
E:Violationsassociated with others有关原理图的各种类型的错误(3项)
- C+ g" G3 D0 uNo Error 无错误
8 @$ Q+ N) w4 q! V) U+ sObjectnot completely within sheet boundaries 原理图中的对象超出了图纸边框7 Q, w7 F(y8 A9 P
Off-grid object原理图中的对象不在格点位置 + r- m0 n1 C8 p$ A: m( X8 u8 r
F:Violationsassociated with parameters 有关参数错误的各种类型
" r( e" N- |& @' K1 }; Vsameparameter containing different types 相同的参数出现在不同的模型中9 Y. ]( [# s2 P$ M
same parameter containing different values 相同的参数出现了不同的取值
" g5 r( m$ R3 J5 d4 S6 ~- {二、Comparator规则比较
1 k" H1 d7 O$ V: J! z# RA:Differencesassociated with components 原理图和PCB上有关的不同(共16项)5 S  |' d1 o6 ^0 x
Changed channel class name 通道类名称变化1 {% W8 c%g! v# c
Changed component class name 元件类名称变化4 n2 f(q" P  S
Changed net class name 网络类名称变化
  ^# Q: Q/ i: P7 C+ x+ _! k1Z2 xChanged room definitions 区域定义的变化$ `! p3 }. t9 B, q; I
Changed Rule 设计规则的变化
. T9 C. s+ f( n6 O7 j# F& Z# |Channelclasses with extra members 通道类出现了多余的成员. ?. O( E2 l# u) f9 j/ H. g7 ?7 N- i
Component classes with extra members 元件类出现了多余的成员
$ u0 ~5 J  u- O9 j" Y% nDifferencecomponent 元件出现不同的描述
" ]/ i$ f6 O* M/ }0 ]+ kDifferentdesignators 元件标示的改变) c9 W0 C%t9 g0 Y1 E
Different library references 出现不同的元件参考库
2 X7 J7 X5 J# ~6 HDifferenttypes 出现不同的标准
9 F3 y/ [1 Y- b1 v! v6 F3 ZDifferentfootprints 元件封装的改变0 E5 z9 U2 I, A& _% c% K
Extra channel classes 多余的通道类1 j, [7 z. }7 N5 S9 O
Extra component classes 多余的元件类, D( Z0 P; }& s9 Y
Extra component 多余的元件
- ]. ~# Y. C& I. }" e4 k9 VExtraroom definitions 多余的区域定义
% }3 v9 X* \$ {/ j1 s" e6 D/ XB:Differencesassociated with nets 原理图和PCB上有关网络不同(共6项)0 p3 t3 S" \# \( u1 G( Z0 `
Changed net name 网络名称出现改变( I0 w7 W! k5 j& O/ d% o
Extra net classes 出现多余的网络类
1 l) f. a* M; K' c2 JExtra nets 出现多余的网络
1 Z/ z  x: B# [; G3 zExtrapins in nets 网络中出现多余的管脚
4 k  s) T0 @$ s) yExtrarules 网络中出现多余的设计规则
5 B! R, n5 c; m/ g; G- p/ MNetclass with Extra members 网络中出现多余的成员
# i6 a$ K. Y+ d% m& v# O. q' Y3 I(G' GC:Differencesassociated with parameters 原理图和PCB上有关的参数不同(共3项)
5 T* j+ u9 {( E6 \; gChangedparameter types 改变参数类型
, t$ P0 c: y% F3 f7 eChangedparameter value 改变参数的取值
0 E: y) I. d: p3 v9 C& }( lObjectwith extra parameter 对象出现多余的参数 4 n6 P. g8 T  @! D
【ViolationsAssociated with Buses】栏——总线电气错误类型
! v  @+ h! Z  S( f(1)【Busindices out of range】:总线分支索引超出范围。总线和总线分支线共同完成电气连接,每个总线分支线都有自己的索引,当分支线索引超出了总线的索引范围时,将违反该规则。- `( f6 [) H  X  c' N2 v$ D
(2)【Busrange syntax errors】:总线范围的语法错误。总线的命名通常是由系统缺省设置的,但用户也可以自己命名总线,当用户的命名违反总线的命名规则时,将违反该规则。
) c( J1 r1 ^( W( W: f! ~6 O(3)【Illegalbus definition】:非法的总线定义。例如,总线与导线相连时,将违反该规则。
& _+ ^* G+ N& h(4)【Illegalbus range values】:非法的总线范围值。总线的范围及总线分支线的数目,当两者不相等时,将违反该规则。
" c% }) h, v$ D" b8 o(5)【Mismatchedbus label ordering】:总线分支线的网络标号的错误排列。通常总线分支线是按升序或降序排列,不符合此条件时将违反该规则。
2 w3 _  L0 u9 h$ d0 a7 t(6)【Mismatchedbus widths】:总线宽度的不匹配。
# j- {# b  |/ c. W) _4 W"G(7)【MismatchedBus-Section index ordering】:总线索引的错误排序。
7 Y0 z7 x# ~% ^2 r(8)【MismatchedBus/Wire object in Wire/Bus】:导线与总线间的不匹配。
- }1 J6 B  U3 ~( J6 B( R(9)【Mismatchedelectrical types on bus】:总线上电气类型的错误。3 [, w' G! f: M% M( Y( _" {; }
(10)【MismatchedGenerics on bus(First Index)】:总线范围值的首位错误。总线首位英语总线分支线的首位对应,如果不满足,将违反该规则。) E3 {$ @4 Z0 n4 K/ E
(11)【MismatchedGenerics on bus(Second Index)】:总线范围值的末位错误。
8 j3 w% e$ a3 _' p(12)【Mixedgeneric and numeric bus labeling】:总线网络标号的错误。采用了数字和符号的混合编号。5 o- L4 |$ }0 }3 g1 V3 w
 【Violations Associated with Components】栏——元件电气错误类型; Q* s3 Y3 O$ E8 H2 [5 W) V, n
(1)【ComponentImplementation with duplicate pins usage】:原理图中元件的管脚被重复使用了。
; ~: U; Q" J  |: `. Y1 [(2)【ComponentImplementation with invalid pin mappings】:出现了非法的元件管脚封装。元件的管脚应与管脚的封装一一对应,不匹配时将违反该规则。
" _7 s3 J6 d$ c- W! ^9 i$ u1g" l(3)【ComponentImplementation with missing pins in sequence】:元件管脚序号丢失。元件管脚的命名出现不连贯的序号,将违反该规则。
/ j2 |: _: d* j3 p4 b7 E9 V(4)【Componentcontaining duplicate sub-parts】:元件中包含了重复的子元件。% J/ d! S5 b' _& V$ }; l
(5)【Componentwith duplicate Implementations】:在一个原理图中元件被重复使用了,该错误通常出现在层次原理图的设计中。9 ], n& S6 h" Z8 B
(6)【Componentwith duplicate pins】:元件中出现了重复的管脚- l. H1 k) @" f9 I8 Z3 X
(7)【DuplicateComponent Models】:一个元件被定义多种重复模型。2 @/ ^5 V( s; U0 X7 F
(8)【DuplicatePart Designator】:存在重复的元件标号。  e8 q  H; s; K0 V7 x
(9)【Errorsin Component Model Parameters】:元件模型中出现参数错误。2 X. i9 @$ D" Y
(10)【Extrapin found in component display mode】:元件显示模型中出现多余的管脚。
! X' a7 F  m  D' h-k(11)【Mismatchedhidden pin connections】:隐藏管脚的电气连接错误。
2 j' @3 ?+ N/ t& ]! X2 U: L2 T(12)【Mismatchedpin visibility】:管脚的显示与用户的设置不匹配。
% C# k& X7 c3 _8 O% \! ~# J(13)【MissingComponent Model Parameters】:元件模型参数丢失。
3 ^- x0 f/ ?) {( l(14)【MissingComponent Models】:元件模型丢失。9 u2 t# _/ {; }- }
(15)【MissingComponent Models in Model Files】:元件模型在模型文件中找不到。
! z5 p  X) i7 z3 d) }(16)【Missingpin found in component display mode】:元件的显示中缺少某一管脚。
& w& l4 e, q: @(17)【ModelsFound in Different Model Locations】:元件模型在另一路径而不是在指定路径中找到。
4 {, F" x8 D/ l# V3 Z, c1 t# h(18)【SheetSymbol with duplicate entries】:方块电路图中出现了重复的端口。为防止该规则被违反,建议用户在进行层次原理图的设计时,在单张原理图上采用网络标号的形式建立电气连接,而不同的原理图间采用端口建立电气连接。
/ C8 J( B- `+ B- @- X" L. Y; U(19)【Un-Designatedparts requiring annotation】:未被标号的元件需要自动标号。: d* f/ G( U  ?* V; |, `9 n
(20)【Unusedsub-part in component】:集成元件的某一部分在原理图中未被使用。通常对未被使用的部分采用管脚悬空的方法,即不进行任何的电气连接。) p) @) q( ]# V$ u. S& N# S3 [
 【Violations Associated with documents】栏——文档电气连接错误类型
# w+ u6 H3 @3 C, q" a: {! N- E(1)【ConflictingConstraints】:互相矛盾的制约属性。! m5 Y9 t$ ]4 e0 }  M
(2)【Duplicatesheet numbers】:重复的图纸编号。$ h6 M"D/ ^8 ~, V
(3)【Duplicatesheet Symbol names】:层次原理图中出现了重复的方块电路图。$ Y( B) Y4 g) {
(4)【Missingchild sheet for sheet symbol】:方块电路图中缺少对应的子原理图。
/ T2 V' w8 i9 g% o" q3 S(5)【MissingConfiguration Target】:缺少任务配置。
! a) d% M7 ]2 @9 k2 Y! Z(6)【Missingsub-Project sheet for component】:元件丢失子项目。有些元件可以定义子项目,当定义的子项目在固定的路径中找不到时将违反该规则。
* \3 l* _- s1 h1 w: \! h(7)【MultipleConfiguration Targets】:出现多重任务配置。
- w* e6 S4 u* ^% ~7 w(8)【MultipleTop-Level Documents】:多重一级文档。
1 d" t: M6 f) m4 M/ b% S4 ?(9)【Portnot linked to parent sheet symbol】:子原理图中电路端口与主方块电路中端口间的电气连接错误。
* M$ t' B( \! o3 q& \6 X& Y3 u1Q8 d(10)【SheetEntry not linked child sheet】电路端口与子原理图间存在电气连接错误。, _6 |7 D5 I" _4 c0 n/ g
 【Violations Associated with Nets】栏——网络电气连接错误类型1 D! V6 w3 J& \$ `$ Z7 L
(1)【Addinghidden net to sheet】:原理图中出现隐藏的网络。; _4 I* W+ I, i
(2)【AddingItems from hidden net to net 】:从隐藏网络中添加对象到已有网络中。, z. E) R# W% ~9 }3 J5 k5 r
(3)【Auto-AssignedPorts To Device Pins】:
9 a5 _7 @# ?! X  x% }(4)【DuplicateNets】:原理图中出现了重复的网络。6 o$ G% h% a$ K1 e
(5)【Floatingnet labels】:原理图中出现了悬空的网络标号。9 @4 X( Y/ l1 Q0 R3 L
(6)【Floatingpower objects】:原理图中出现了悬空的电源符号。4 F2 x# V& T2 p/ Q( f4 H2 G
(7)【GlobalPower-Object scope changes】:全局的电源符号错误。
5 X) `$ t; y6 O: Q(8)【NetParameters with no name】:网络属性中缺少名字。. q( m5 l3E4 ]& o
(9)【NetParameters with no value】:网络属性中缺少赋值。5 s, U' R' p5 D
(10)【Netscontaining floating input pins】:网络中包含悬空的输入管脚。3 O4 a7p5 p2 J! J( I
(11)【Netswith multiple names】:同一个网络被附加多个网络名。: ~  ]" o6 K4 k  X$ r)\
(12)【Netswith no driving source】:网络中没有驱动源。
4 n  D7 \0 f- b4 Z8 a! f(13)【Netswith only one pin】:一个网络只存在一个管脚。
. j' M! w. \* D'l  E  O( q% M(14)【Nets with possible connection problems】:网络中存在连接错误。
1 ~# t3 B* u6 t+ u# v! ]) U, ^(15)【Sheetscontaining duplicate ports】:原理图中包含重复的端口。# c* F8 j" D9 q( X
(16)【Signalswith multiple drivers】:信号存在多个驱动源。4 M1 n5 A$d0 c; H( L# ~2 c: a3 W
(17)【Signalswith no driver 】:信号没有驱动源。+ ?! n* c+ a5 u( m
(18)【Signalswith no load】:信号缺少负载。
; |- W; m/ u! G/ z1 O) ]& U(19)【Unconnectedobjects in net】:网络中的元件出现未连接的对象。
6 @) H6 O5 x- x- `, m) G(20)【Unconnectedwires】:原理图中存在没有电气连接的导线。7 S% e" U; h! v, n
 【Violations Associated with Others】栏——其他的电气连接错误
0 u& v0 l$ Z$ f# S1 {(1)【NoError】:没有连接错误。
+ w5 O7 r' e9 G6 J5 L" x6 Z/ [; ^(2)【Objectnot completely within sheet boundaries】:对象超出了原理图的范围,可以通过改变图纸大小的设置来解决。
( E  ?! T&E  }7 J8 s9 t/ g(3)【Off-grid object(0.05grid)】:对象没有处在格点的位置上。使元件处在格点的位置有利于元件电气连接特性的完成。
6 ^! n5 D( [2 K6 {: i  s【ViolationsAssociated with Parameters】栏——参数错误类型
0 Q# D: H3 t6 {(1)【Sameparameter containing different types】:相同的参数被设置了不同的类型。9 q6 m'D- [1 [+ \4 U
(2)【Sameparameter containing different values】:相同的参数被设置了不同的值。